搜索到174 篇“ 全差分运放 “的相关文章
全 差 分运 放 的一种共模启动电路全 差 分运 放 的一种共模启动电路,通过在由第2号PMOS管M2和第3号PMOS管M3构成的反馈输入对管上并联作为控制模块的由第4号PMOS管M4和第5号PMOS管M5构成的附加输入对管,M4和M5的栅极均连接与全 差 分运 放 输出... 满雪成 马璇一种基于全 差 分运 放 的激励源电路 本发明涉及检测电子电路领域,特别涉及一种基于全 差 分运 放 的激励源电路。本发明提供的基于全 差 分运 放 的激励源电路信号通过依次连接的全 差 分运 放 电路、高通滤波电路、谐振滤波电路以及限流电路进行处理;本电路具有噪声低,对称性好,有利... 吴强文献传递 适用于低通跨阻滤波器的低噪声低失调斩波全 差 分运 放 2018年 零中频接收机的核心模块低通跨阻滤波器需要低噪声低失调的全 差 分运 放 ,针对传统全 差 分运 放 具有高噪声高失调的缺点,设计了一种嵌套式斩波全 差 分运 放 。基于hlmc40lp工艺,通过Spectre仿真工具进行仿真与验证。斩波频率fchopper,low=1 k Hz、fchopper,high=1 MHz时的仿真结果表明,设计的运放 具有较低的输入等效噪声(输入等效噪声功率谱密度在100 Hz处仅为7.668 n V/sqrt(Hz)),较低的输入失调电压(1.007 V),运放 的开环增益为84.6 d B,运放 的增益带宽积为140 MHz。 张阳关键词:低噪声 低失调 一款高增益、低功耗、宽带宽全 差 分运 放 设计 2016年 基于SMIC 0.18μm工艺模型设计了一种低电压1.8 V下的高增益、低功耗、宽输出摆幅、宽带宽的运算放 大器电路。采用增益自举技术的折叠共源共栅结构极大地提高了增益,并采用辅助运放 电流缩减技术有效地降低了功耗,且具有开关电容共模反馈(SC-CMFB)电路。在Cadence spectre平台上仿真得到运放 具有极高的开环直流增益(111.2 d B)和1.8 V的宽输出摆幅,单位增益带宽576 MHz,相位裕度为58.4°,功耗仅为0.792 m W,在1 p F的负载时仿真得到0.1%精度的建立时间为4.597 ns,0.01%精度的建立时间为4.911 ns。 周吉 龚敏 高博关键词:低功耗 高增益 宽带宽 折叠共源共栅 一种基于环路反馈系数的全 差 分运 放 应用电路确定方法 一种基于环路反馈系数的全 差 分运 放 应用电路确定方法,主要解决了全 差 分运 放 应用中特有的双反馈环路难以设计和匹配的问题。步骤为:(1)化简电路,等效出前馈阻抗和反馈阻抗;(2)计算反馈网络的环路反馈系数;(3)以反馈系数为基础... 刘洁 赵辉 周国昌 龚科 李文琛文献传递 采用新型低成本共模反馈电路的全 差 分运 放 设计 被引量:2 2013年 设计应用于流水线型ADC的全 差 分运 算放 大器.运放 中共模反馈电路采用调节反馈深度和共用差 分信号通路的新型结构来实现,用简单的结构实现了高环路增益,通过降低反馈系数的方法防止电路产生自激振荡,避免了因引用补偿电容带来的高成本和高设计难度.放 大器采用两级折叠共源共栅结构并进行频率补偿,输出级采用推挽式AB类结构.设计的全 差 分运 算放 大器基于中芯国际(SMIC)0.35μm工艺.后仿结果表明,放 大器直流增益为100dB,负载为3pF时单位增益带宽为359MHz,相位裕度为68°,建立时间为12.3ns,满足ADC所要求的性能指标,适用于高精度流水线型ADC中的级间增益电路和采样保持电路. 雷鑑铭 胡北稳 桂涵姝 张乐关键词:全差分 共模反馈 一种采用增益增强技术的全 差 分运 放 设计和实现 被引量:1 2010年 设计了一种采用增益增强技术并带有共模反馈的全 差 分运 算放 大器。该运算放 大器主要由三个折叠式共源共栅结构的运放 、一个偏置电路和一个共模反馈电路组成。运算放 大器采用chartered0.35μmCMOS工艺实现,仿真结果表明运放 开环增益为106.8dB,单位增益带宽为58MHz,相位裕度为79°(负载Cload=1pF)。对流片运放 进行测试和分析,运算放 大器测试指标和仿真指标基本接近,较好达到预先的设计要求。 成东波 孙玲玲 洪慧 韩健关键词:全差分运放 共模反馈 折叠式共源共栅 一种新型的0.5V全 差 分运 放 的设计 被引量:2 2010年 提出一种新型的工作在0.5V电源电压下两级低压全 差 分运 放 ,该运放 结构是带有共模反馈的密勒补偿运放 ,拥有更强的抗噪声能力和共模电源电压抑制能力,带宽更大,提高了系统的稳定性。输入信号由晶体管的栅极加入,这点与传统的电路结构相吻合,并采用衬底自偏置解决了阈值电压对电源电压降低的限制,更易于实现。该运放 结构是基于SMIC0.18μm标准CMOS工艺,HSpice仿真结果表明,这种结构的开环增益可以达到76dB,单位增益带宽150MHz。 白文娟 王子欧 华京关键词:低压 运放 全差分 共模反馈 一种高增益高带宽全 差 分运 放 的设计 本文详细分析了运放 增益提升技术的原理和设计要点,并基于此设计了一种全 差 分折叠式增益提升运算跨导放 大器。该运放 采用0.18μm 1.8V/1P6M CMOS工艺,其直流增益达102 dB,单位增益带宽达1.288 GHz。... 蔡冬关键词:跨导运算放大器 流水线ADC 优化设计 文献传递 高增益CMOS全 差 分运 放 的研究和设计 本文先从CMOS运算放 大电路的基本参数出发,介绍了运算放 大器的主要指标:开环增益、输出摆幅、转换速率、噪声等,这些参数是对电路性能好坏的界定.其次,分析了目前常见的全 差 分放 大电路结构,主要有基本的全 差 分结构、折叠式结构(... 高涛关键词:运算放大器 共模反馈 CMOS 文献传递
相关作者
林福坚 作品数:4 被引量:0 H指数:0 供职机构:中国科学院微电子研究所 研究主题:D类音频功放 D类放大器 D类功放 CMOS工艺 THD 李姗姗 作品数:29 被引量:153 H指数:5 供职机构:武汉大学 研究主题:数字档案 国家重点档案 文献影像技术 档案管理 信息服务 蔡冬 作品数:4 被引量:0 H指数:0 供职机构:电子科技大学 研究主题:场板 GAN基HEMT CF ADC 氮化镓 江儒龙 作品数:6 被引量:6 H指数:2 供职机构:中国科学院合肥智能机械研究所 研究主题:MEMS ASIC 硅微机械 信号处理 微加速度计 洪慧 作品数:79 被引量:34 H指数:3 供职机构:杭州电子科技大学 研究主题:可控硅 静电放电 神经信号 集群 昆虫机器人