国家部委预研基金(02X0530XX)
- 作品数:1 被引量:4H指数:1
- 相关作者:夏添琦范光荣匡镜明王华更多>>
- 相关机构:北京理工大学更多>>
- 发文基金:国家部委预研基金更多>>
- 相关领域:电子电信更多>>
- 基于DVB-S2的高速多码率LDPC编码器的FPGA设计与实现被引量:4
- 2008年
- 针对DVB-S2标准中的低密度奇偶校验(LDPC)码,提出了一种LDPC编码器设计结构.该结构巧妙地利用了输入数据的随机特性,显著降低了计算电路的功耗.在此基础上,提出了两路并行的编码器设计方法,将编码器可处理的信息速率提高到原来的2倍.在现场可编程门阵列(FPGA)XC4 VLX25-10 SF363上实现了两路并行的多码率LDPC编码器.经实验测试表明,编码器工作稳定,处理速率高达328 Mbit/s,可满足同步数字传输体系(SDH)高速传输的应用需求,同时,该编码器具有通用性,经过重新配置可实现具有类似校验矩阵的LDPC编码.
- 范光荣王华夏添琦匡镜明
- 关键词:DVB-S2标准编码器