天津市科技发展战略研究计划项目(043182111)
- 作品数:1 被引量:6H指数:1
- 相关作者:樊勃张小兴吕英杰戴宇杰更多>>
- 相关机构:南开大学更多>>
- 发文基金:天津市科技发展战略研究计划项目更多>>
- 相关领域:电子电信更多>>
- SOC用400~800MHz锁相环IP的设计被引量:6
- 2008年
- 设计了一个基于锁相环结构、可应用于SOC设计的时钟产生模块。电路输出频率在400~800MHz,使用SMIC0.18μm CMOS工艺进行流片。芯片核心模块工作电压为1.8V和3.3V。根据Hajimi关于VCO中抖动(jitter)的论述,为了降低输出抖动,采用一种全差动、满振幅结构的振荡器;同时,通过选取合适的偏置电流,实现对环路带宽的温度补偿。流片后测试结果为:输出频率范围400~800MHz,输入频率40~200MHz;在输出频率为800MHz时,功耗小于23mA,周期抖动峰峰值为62.5ps,均方根(rms)值为13.1ps,芯片面积0.6mm2。
- 樊勃戴宇杰张小兴吕英杰
- 关键词:时钟产生电路锁相环压控振荡器