东南大学能源与环境学院射频与光电集成电路研究所 作品数:584 被引量:938 H指数:12 相关作者: 熊明珍 夏春晓 黄继伟 陈志恒 黄颋 更多>> 相关机构: 合肥工业大学计算机与信息学院 解放军理工大学理学院 南通大学公共卫生学院江苏省神经再生重点实验室 更多>> 发文基金: 国家高技术研究发展计划 国家自然科学基金 江苏省自然科学基金 更多>> 相关领域: 电子电信 自动化与计算机技术 医药卫生 电气工程 更多>>
高速64点FFT芯片设计技术 被引量:1 2007年 针对高速64点FFT(快速傅里叶变换)处理芯片的实现,分析了FFT运算原理,并根据FFT算法原理介绍了改进的FFT运算流图。介绍了FFT处理器系统的各模块的功能划分,并根据FFT处理器结构及其特殊寻址方式,采用Verilog HDL对处理器系统的控制器、双数据缓存、地址生成器、蝶形运算单元以及I/O控制等模块进行了RTL(寄存器传输级)设计,并在ModelSim中对各模块以及整个系统进行功能仿真和验证,给出了部分关键模块的仿真波形图。设计中,注重从硬件实现以及电路的可综合性等角度进行RTL电路设计,以确保得到与期望性能相符的硬件电路。 赵梅 丁晓磊 朱恩关键词:蝶形运算单元 流水线 宽带无线接收机射频前端结构研究与设计 被引量:6 2008年 论证了宽带无线接收机宜采用上边注入、固定中频的二次正交混频低中频结构.文中推导出单双正交与双双正交这两种二次正交混频结构中分别存在4种镜像抑制比及这4种镜像抑制比与其结构中的幅度失配ΔA或相位失配Δθ之间的定量关系.两种结构的性能比较表明,宽带无线接收机射频前端更适合采用单双正交结构.为提高系统的镜像抑制性能,射频前端在单双正交结构的基础上添加两个模块:射频滤波器与第2次混频之前的多相滤波器.最后,给出了整个射频前端系统的镜像抑制性能关系式,并给出一个设计实例(DRM接收机射频前端).MATLAB仿真结果表明,本射频前端结构具有良好的镜像抑制性能(当-10°≤Δθ≤10,°-0.1≤ΔA≤0.1时,4个镜像抑制比IRR≥61.16 dB),结合低中频结构固有的便于高集成度,支持多通信标准,且可避免寄生低频噪声影响等特点,使之成为实现宽带无线接收机的理想结构之一. 周建政 王志功 李莉 王科平关键词:宽带接收机 射频前端 二次变频 622Mbps BiCMOS PECL接口智能限幅放大器的设计与实现 2010年 采用0.6μm BiCMOS工艺成功设计并实现了一个有伪发射极耦合逻辑(PECL)接口的新型622Mbps智能限幅放大器(LA)系统。该系统除了LA核心电路外,还包含了智能LA的接收信号强度指示(RSSI)模块、可变阈值丢失信号(LOS)检测模块、静噪控制电路和PECL接口电路。该系统可工作于3.3V或5V兼容电源,功耗分别为110mW和175mW。测试结果表明,对于622Mbps的输入信号,LA达到4mV灵敏度和50dB动态范围。信号强度检测范围高达44dB,可变报警阈值范围为1~100mV,同时保证报警迟滞为4dB。包括焊盘和静电保护电路(ESD)在内的完整芯片面积为2.22mm^2。 王蓉 王志功 管志强 徐建基于移位多项式基优化并行RS伴随式计算电路的方法 被引量:1 2010年 研究了RS译码器的并行伴随式计算电路的结构优化,分别推导了并行度能整除和不能整除码长时的并行伴随式计算的表达式,并设计了相应的电路。针对并行实现会增加电路复杂度的问题,通过适当的变换,采用移位多项式基的方法,设计了低复杂度的并行伴随式计算改进电路。改进结构不仅降低了电路中有限域加法器的复杂度,并且通过将原有的多个小规模有限域乘法器简化为一个较大规模的乘法器,使得乘法器的复杂度也在很大程度上得到了降低。对并行度为8的RS(2040,2024)和RS(255,239)译码器的实验研究表明,上述的结构实现方法可比迭代匹配算法(IMA)节省约30%的资源,当并行度为64时,资源节省可达到50%。 张亮 王志功 胡庆生并行钱氏搜索电路优化及高速RS译码器设计 被引量:3 2005年 介绍用于光纤通信的速率为2.5 G b/s的高速RS(255,239)译码器设计。对输入信号中可能出现的超出译码器纠错能力的误码可进行检测判断,保证了误码不扩散。对译码器中大量使用的有限域乘法器进行了优化设计,尤其对并行钱氏搜索电路中的乘法器采用了按组优化设计方法,与直接实现方法相比,复杂度降低了45%。该RS译码器已用FPGA进行了功能验证,并用TSM C 0.18μm CM O S工艺实现,Synopsys综合后的仿真结果表明译码器电路时钟工作频率达到了330 MH z。 张军 王志功 胡庆生 肖洁关键词:前向纠错 有限域乘法器 基于多项目晶圆服务的工作站管理与维护 2006年 介绍了集成电路(IC)的多项目晶圆(MPW)服务及面向MPW服务的工作站管理与维护。随着工艺种类的日益增多及MPW服务的开展,对IC设计必不可少的工作站及相关工具软件进行有效的管理也越来越重要。本文首先介绍了MPW服务流程,随后介绍了多种工艺并存情况下工作站目录的设置与管理;还介绍了进行MPW服务时如何对设计自动化(EDA)软件进行配置和维护,并将这些软件分为工艺相关软件和非相关软件分别处理;最后,给出了一个MPW成功流片的实例。 章丽 张弘 胡庆生关键词:集成电路 多项目晶圆 低功耗10Gb/s CMOS1:4分接器 2005年 采用TSMC0.18μmCMOS工艺实现了一个应用于光纤通信系统SDHSTM-64的10Gb/s1∶4分接器,整个系统采用树型结构,由一个高速1∶2分接单元,两个低速1∶2分接单元,分频器,数据及时钟输入输出缓冲组成,其中高速分接单元采用共栅结构,单时钟输入的触发器实现;而低速分接单元则由动态CMOS逻辑实现,两个基本结构的使用都有利于降低功耗。该芯片工作速度最高达12.5Gb/s,功耗仅为120mW。 蒋俊洁 冯军 李有慧 熊明珍关键词:光纤通信 CMOS 分接器 低功耗 基于互感开关变压器的毫米波宽带数控振荡器 被引量:1 2023年 为满足宽频带、高性能的要求,设计了一款V波段毫米波宽带数控振荡器(DCO)。采用基于互感开关变压器的电感调谐技术,通过互感开关控制一组耦合变压器实现双模切换,输出低频子带或高频子带,从而实现宽带设计。采用离散电压控制可变电容器实现离散电容器调谐,与开关电容相比降低了寄生电容和损耗,能够实现更大的带宽和良好的相位噪声。电路基于40 nm CMOS工艺设计,核心芯片面积仅为0.053 mm^(2)。频率调谐范围为57.85~72.30 GHz,1 MHz频偏处相位噪声范围为-95.32~-91.07 dBc/Hz。 李幸和 唐路 白雪婧关键词:毫米波 数控振荡器 宽带 5Gb/s0.18μm CMOS半速率时钟与数据恢复电路设计 被引量:2 2012年 基于具体的系统需求,采用标准0.18μm CMOS工艺,设计了一种半速率bang-bang型时钟与数据恢复(CDR)电路。该CDR电路主要由改进型半速率鉴相器、带粗控端的环形压控振荡器(VCO)以及信道选择器等模块构成。其中,改进型半速率鉴相器通过增加四个锁存器,不但能获得较好的鉴相性能,还能使分接输出的两路数据自动实现相位对齐。带粗控端的环形VCO能够解决高振荡频率范围需求与低调谐增益需求之间的矛盾。信道选择器则能解决信道交叉出错问题。仿真结果表明,电路工作正常,在1.8V电压下,电路功耗为140mW,恢复出的时钟和数据抖动峰峰值分别为3.7ps和5ps。 张长春 王志功 吴军 郭宇峰关键词:时钟与数据恢复 鉴相器 压控振荡器 异或门 2.5Gb/s混合集成光发射OEIC 被引量:2 2005年 研制了适用于光纤通信系统的具有完全自主知识产权的混合集成光发射芯片.采用光刻制版技术将采用0.35μm硅CMOS工艺实现的激光驱动器芯片与采用湿法腐蚀、聚合物平坦和lift off等技术实现的激光器芯片制作在一块陶瓷衬底上形成"光电一体"芯片.该芯片工作速率2.5Gb/s,波长1550nm,输出光功率0dBm,消光比5.6dB. 冯军 张军 李连鸣 张国宝 黄颋 王志功 江山 关键词:光发射 OEIC 激光驱动器 输出光功率 光纤通信系统