您的位置: 专家智库 > >

贾瑞

作品数:13 被引量:9H指数:2
供职机构:中国科学院电子学研究所更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 8篇专利
  • 4篇期刊文章
  • 1篇会议论文

领域

  • 5篇电子电信
  • 3篇自动化与计算...

主题

  • 4篇多路
  • 4篇多路选择器
  • 4篇余弦
  • 4篇余弦变换
  • 4篇离散余弦变换
  • 4篇查找表
  • 3篇电路
  • 3篇阵列
  • 3篇开销
  • 3篇可重构
  • 2篇端口
  • 2篇有限冲击响应
  • 2篇阵列结构
  • 2篇视频
  • 2篇视频压缩
  • 2篇输出端
  • 2篇输出端口
  • 2篇输入端
  • 2篇自适
  • 2篇自适应

机构

  • 13篇中国科学院电...
  • 2篇中国科学院
  • 2篇中国科学院大...

作者

  • 13篇贾瑞
  • 13篇杨海钢
  • 11篇林郁
  • 8篇王飞
  • 5篇王新刚
  • 4篇李威
  • 4篇陈锐
  • 4篇李天一
  • 2篇魏金宝
  • 2篇陈锐
  • 2篇刘飞
  • 1篇韦援丰
  • 1篇高同强
  • 1篇胡凯
  • 1篇喻伟

传媒

  • 2篇电子与信息学...
  • 2篇太赫兹科学与...
  • 1篇中国电子学会...

年份

  • 2篇2018
  • 1篇2017
  • 4篇2016
  • 3篇2015
  • 3篇2014
13 条 记 录,以下是 1-10
排序方式:
基于资源共享的低开销多标准8×8一维离散余弦变换电路
本发明提供一种基于硬件资源共享的低开销多标准8×8一维离散余弦变换电路,主要包括4个处理单元PE和蝶形变换网络;所述处理单元包括常系数乘法器、数据分发器、两组累加单元、两寄存器以及两个二选一选择器;其中输入的数据经过常系...
杨海钢贾瑞陈锐林郁王新刚郭珍红
文献传递
有限冲击响应CSD滤波器
本发明提供了一种有限冲击响应CSD滤波器。该有限冲击响应CSD滤波器基于新提出的CSD系数分组方法,对高阶的FIR滤波器能够做到小的面积开销,低的功耗,高的性能,而且阶数越高,优势越大。此外,针对不同类型,不同阶数的滤波...
杨海钢贾瑞王飞陈锐王新刚林郁
文献传递
基于自路由互连网络的粗粒度可重构阵列结构被引量:5
2014年
互连网络在粗粒度可重构结构(Coarse-Grained Reconfigurable Array,CGRA)中非常重要,对CGRA的性能、面积和功耗均有较大影响。为了减小互连网络导致的面积开销和功耗并提升CGRA的性能,该文提出一种具有自路由和无阻塞特性的互连网络,构建了一种层次型的网络拓扑结构。通过这种互连网络,任意一对处理单元之间均可以建立连接和交换数据,而且这种连接是自路由和无阻塞的。实验结果显示,与已有结构相比,该结构以至多增加14.1%的面积开销为代价,获得最高可达46.2%的整体性能提升。
陈锐杨海钢王飞贾瑞王新刚
关键词:互连网络网络拓扑结构
有限冲击响应CSD滤波器
本发明提供了一种有限冲击响应CSD滤波器。该有限冲击响应CSD滤波器基于新提出的CSD系数分组方法,对高阶的FIR滤波器能够做到小的面积开销,低的功耗,高的性能,而且阶数越高,优势越大。此外,针对不同类型,不同阶数的滤波...
杨海钢贾瑞王飞陈锐王新刚林郁
文献传递
带内部反馈的自适应查找表模块
本发明提供了一种带内部反馈的自适应查找表模块。该自适应查找表模块包括:第一查找表;第二查找表;第一2选1多路选择器,其第一输入端口连接至第一查找表的输出端口,其第二输入端口连接至自适应查找表模块的输入端[2k‑3],其控...
杨海钢林郁贾瑞李天一郭珍红杜方清王飞李威魏金宝
文献传递
带反馈路径的FPGA逻辑单元
本发明提供了一种带反馈路径的逻辑单元。该逻辑单元增加了上级级联结构到下级级联结构的反馈路径,通过少许面积增加,能够在不使用输入多路选择器的前提下,在逻辑单元内部实现“查找表‑寄存器‑查找表”以及“寄存器‑查找表‑寄存器”...
杨海钢李天一林郁贾瑞杜方清李威王飞刘飞
文献传递
基于FPGA和ASIC实现的不同路由器结构的MPSoC比较被引量:1
2015年
随着工艺特征尺寸的缩进,为了进一步提高数据处理速度,多核片上系统(MPSoC)成为一种必然的选择。片上网络(NoC)作为多核片上系统的通信部分,其设计影响了整个系统的性能。本文研究了2种不同的片上网络设计,探讨了路由器结构的改变对MPSoC性能的影响。对于采用低延迟优化设计的路由器,通过ModelSim仿真得到数据帧的最优传输延迟减少了6倍。同时,分别完成了该MPSoC的FPGA和ASIC实现,基于实现结果定量分析了在0.13μm工艺尺寸下2种实现方式的面积和延时差距。结果表明,FPGA实现与ASIC实现的面积比率大约为29~33:1,延时比率大约为4.5~7.5:1。
郭珍红林郁贾瑞高同强杨海钢
关键词:片上网络现场可编程门阵列专用集成电路
基于粗粒度可重构阵列结构的多标准离散余弦变换设计被引量:3
2015年
在视频信号的编解码流程中,离散余弦变换(DCT)是一个至关重要的环节,其决定了视频压缩的质量和效率。针对8×8尺寸的2维离散余弦变换,该文提出一种基于粗粒度可重构阵列结构(Coarse-Grained Reconfigurable Array,CGRA)的硬件电路结构。利用粗粒度可重构阵列的可重配置的特性,实现在单一平台支持多个视频压缩编码标准的8×8 2维离散余弦变换。实验结果显示,这种结构每个时钟周期可以并行处理8个像素,吞吐率最高可达1.157×109像素/s。与已有结构相比,设计效率和功耗效率最高可分别提升4.33倍和12.3倍,并能够以最高30帧/s的帧率解码尺寸为4096×2048,格式为4:2:0的视频序列。
陈锐杨海钢王飞贾瑞喻伟
关键词:视频压缩离散余弦变换
带内部反馈的自适应查找表模块
本发明提供了一种带内部反馈的自适应查找表模块。该自适应查找表模块包括:第一查找表;第二查找表;第一2选1多路选择器,其第一输入端口连接至第一查找表的输出端口,其第二输入端口连接至自适应查找表模块的输入端[2k-3],其控...
杨海钢林郁贾瑞李天一郭珍红杜方清王飞李威魏金宝
基于资源共享的低开销多标准8×8一维离散余弦变换电路
本发明提供一种基于硬件资源共享的低开销多标准8×8一维离散余弦变换电路,主要包括4个处理单元PE和蝶形变换网络;所述处理单元包括常系数乘法器、数据分发器、两组累加单元、两寄存器以及两个二选一选择器;其中输入的数据经过常系...
杨海钢贾瑞陈锐林郁王新刚郭珍红
共2页<12>
聚类工具0