您的位置: 专家智库 > >

孙烨辉

作品数:16 被引量:13H指数:2
供职机构:天津大学电子信息工程学院更多>>
发文基金:国家自然科学基金天津市重点科技攻关项目天津市科技攻关项目更多>>
相关领域:电子电信更多>>

文献类型

  • 11篇期刊文章
  • 4篇专利
  • 1篇学位论文

领域

  • 13篇电子电信

主题

  • 4篇时钟
  • 4篇数模
  • 4篇转换器
  • 4篇CMOS
  • 3篇电路
  • 3篇收发
  • 3篇收发器
  • 3篇数模混合
  • 3篇模数转换
  • 3篇模数转换器
  • 2篇电阻
  • 2篇调制器
  • 2篇时钟数据恢复
  • 2篇输出信号
  • 2篇通信
  • 2篇模拟比较器
  • 2篇控制电路
  • 2篇计数器
  • 2篇串行
  • 2篇串行收发器

机构

  • 9篇南开大学
  • 8篇天津大学
  • 1篇天津工业大学
  • 1篇IDT公司

作者

  • 16篇孙烨辉
  • 5篇秦世才
  • 4篇高静
  • 4篇许长喜
  • 4篇高静
  • 2篇耿新华
  • 1篇曹政新
  • 1篇姚素英
  • 1篇高清运
  • 1篇胡平
  • 1篇牛文成
  • 1篇徐江涛
  • 1篇史再峰
  • 1篇曲鹏
  • 1篇陈世柱

传媒

  • 5篇南开大学学报...
  • 2篇Journa...
  • 2篇固体电子学研...
  • 1篇光电子.激光
  • 1篇电路与系统学...

年份

  • 1篇2014
  • 2篇2013
  • 2篇2012
  • 1篇2011
  • 6篇2008
  • 3篇2007
  • 1篇2005
16 条 记 录,以下是 1-10
排序方式:
一种新型的∑Δ调制器行为级设计方法被引量:1
2007年
介绍了一种新型的∑△调制器行为级设计方法.它分别设计∑△调制器噪声传输函数的零极点,并运用噪声功率增益作为稳定性参量来判断所设计的噪声传输函数的稳定性;同时,论文中还给出了物理实现调制器的内部积分器实现的方法,并推导出了通用∑△调制器状态变量缩放的解析公式。
许长喜陈世柱孙烨辉牛文成
关键词:∑△调制器
高精度CMOS时钟占空比纠正器的设计
2013年
设计并实现了一种使用90nm CMOS工艺制造的高精度CMOS占空比纠正器。它的核心电路工作电压为1V,最高工作频率为10GHz。占空比纠正器负责对高速数字电路中的时钟占空比进行纠正,以减小占空比失真造成的确定性抖动。设计利用差分电荷泵方式完成对时钟占空比信息的提取,然后通过闭环负反馈环路来完成失真纠正工作。仿真结果表明,占空比纠正精度非常高,占空比剩余误差在1%以内。
孙烨辉高静
关键词:时钟串行收发器
低电压低功耗CMOS 5Gb/s串行收发器被引量:2
2007年
设计并实现了一种使用0.13μm CMOS 工艺制造的低电压低功耗串行收发器.它的核心电路工作电压为1V,工作频率范围为2.5-5GHz.发送器包括一个20:1的串行器和一个发送驱动器,其中发送驱动器采用了预加重技术来抵消传输信道对信号的衰减,降低信号的码间串扰.接收器包括一个输入信号预放大器,两个1:20的解串器以及时钟恢复电路.在输入信号预放大器中设计了一个简单新颖的电路,利用前馈均衡来进一步消除信号的码间串扰,提高接收器的灵敏度.测试表明,收发器功耗为127mW/通道.发送器输出信号均方根抖动为4ps.接收器在输入信号眼图闭合0.5UI,信号差分峰-峰值150mV条件下误码率小于10^-12.
孙烨辉江立新秦世才
关键词:低电压低功耗收发器
一种新颖的高速预放大器和采样器
2008年
介绍了一个用于高速串行通信中的新颖的高速预放大器和采样器.它们负责对接收到的信号进行预放大和采样.其中,预放大器中设计了一个简单新颖的电路,利用前馈均衡来进一步消除信号的码间串扰,提高接收器的灵敏度.接收采样器采用 SCFL 结构,能够达到很高的工作速度.电路采用0.13μm CMOS 工艺制造,工作电压为1V,接收信号速率最高可达5Gb/s.测试表明,接收预放大器功耗6mW,采样器功耗2mW.接收器输入信号差分峰一峰值150mV 条件下接收误码率小于10^(-12).
孙烨辉许长喜高静高清运秦世才
关键词:放大器
一种模数转换器的控制电路及其控制方法
本发明公开了一种模数转换器的控制电路及其控制方法,涉及数模混合集成电路设计领域,在光电信号积分阶段像素读出信号电平与第一参考电平相等时,模拟比较器翻转并触发计数器读出,计数器读出模拟比较器翻转时对应的信号,计数器输出信号...
高静孙烨辉
高速电流模预加重串行发送驱动器的设计
2014年
设计并实现了一种使用90 nm CMOS工艺制造的高速电流模预加重串行发送驱动器.它的核心电路工作电压为1 V,最高工作频率为8 GHz.发送驱动器包括1个主发送驱动器,2个预发送驱动器和1个预加重发送驱动器.设计可以通过主发送驱动器调节输出信号幅度,而预发送驱动器是用来调节发送信号的压摆率,加入预加重发送驱动器为了采用预加重技术来抵消传输信道对信号的衰减,降低信号的码间串扰.测试表明,发送驱动器输出眼图高于系统设计标准.
孙烨辉高静
关键词:收发器驱动器预加重电流模
高速串行通信中的自适应判决反馈均衡器设计
2008年
介绍了用于串行通信中的自适应判决反馈均衡器系统以及电路设计.论述了高速串行通信系统设计中的关键要点.从系统设计的角度阐明了串行通信系统中均衡器的重要性.介绍了一个基于半速率采样系统的自适应判决反馈均衡器,它采用5条反馈回路消除信号的码间串扰和直流失调.电路设计采用 TSMC 90 nmCMOS 工艺实现,仿真结果表明,设计的自适应判决反馈均衡器可以恢复出最高达6.25 Gb/s 的串行数据,并且在电源电压1.2V 情况下,对整个收发器仅增加约14mW 的功耗.
孙烨辉秦世才耿新华
关键词:自适应均衡器判决反馈
大动态范围CMOS图像传感器像素单元的设计被引量:1
2008年
设计了CMOS图像传感器的像素单元,通过将光电二极管的光电压与参考电压比较,产生控制信号来调节积分时间,可实现随光强自动调节的光电响应,在低照度下实现线性光电响应,高照度下实现对数光电响应.其中参考电压由存储于RAM中的数据通过DAC读出产生.该像素单元采用Chartered 0.35μm工艺设计,仿真结果表明该像素结构可使CMOS图像传感器的动态范围达到126 dB.
高静姚素英徐江涛孙烨辉史再峰曲鹏
关键词:像素积分时间光电响应动态范围
一种片上时钟发生器电路
本发明公开了一种片上时钟发生器电路,涉及数模混合集成电路设计领域,片上时钟发生器电路由n级反相器串联连接,第n级反相器的输出端分别和第一级反相器的输入端、时钟输出端相连,n=2k+1,(k=1,2,3…);每一级反相器包...
高静孙烨辉
文献传递
现代光通信中的CMOS时钟数据恢复被引量:4
2008年
针对现代光通信和其他高速串行通信,设计了一个用于高速串行收发器中的CMOS数字bang-bang时钟数据恢复系统。采用的数字bang-bang时钟数据恢复的结构,具有简单、功耗低、性能稳定的优点。时钟数据恢复采用改进编码方式的相位插值器,输出具有恒定幅度和良好的线性相位特性。测试表明,功耗为35mW。输入信号眼图闭合0.5UI,信号差分峰-峰值150mV条件下误码率小于10-12。
孙烨辉江立新许长喜秦世才耿新华
关键词:CMOS时钟数据恢复
共2页<12>
聚类工具0