您的位置: 专家智库 > >

何小威

作品数:110 被引量:24H指数:3
供职机构:国防科学技术大学更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术文化科学理学更多>>

文献类型

  • 93篇专利
  • 10篇期刊文章
  • 5篇会议论文
  • 2篇学位论文

领域

  • 20篇电子电信
  • 17篇自动化与计算...
  • 3篇文化科学
  • 1篇理学

主题

  • 41篇电路
  • 25篇时钟
  • 16篇功耗
  • 12篇信号
  • 11篇芯片
  • 11篇木马
  • 11篇木马检测
  • 11篇集成电路
  • 9篇振荡器
  • 9篇寄存器
  • 9篇触发器
  • 8篇压控
  • 8篇压控振荡器
  • 7篇差分
  • 7篇处理器
  • 6篇时钟树
  • 6篇网表
  • 5篇引脚
  • 5篇时钟信号
  • 5篇网络

机构

  • 109篇国防科学技术...
  • 1篇西南电子电信...
  • 1篇并行与分布处...
  • 1篇国防科技大学

作者

  • 110篇何小威
  • 75篇乐大珩
  • 74篇赵振宇
  • 52篇陈吉华
  • 51篇李少青
  • 41篇冯超超
  • 39篇马卓
  • 39篇马驰远
  • 38篇张民选
  • 26篇黄鹏程
  • 24篇张明
  • 21篇陈怒兴
  • 20篇余金山
  • 20篇孙岩
  • 19篇马剑武
  • 15篇欧阳干
  • 15篇窦强
  • 15篇唐世民
  • 14篇王建军
  • 14篇隋强

传媒

  • 2篇电子学报
  • 2篇电子器件
  • 2篇第十届计算机...
  • 1篇半导体技术
  • 1篇计算机研究与...
  • 1篇计算机工程与...
  • 1篇上海交通大学...
  • 1篇红外与毫米波...
  • 1篇计算机与数字...
  • 1篇第十二届计算...

年份

  • 9篇2024
  • 5篇2023
  • 4篇2022
  • 1篇2021
  • 6篇2020
  • 6篇2019
  • 8篇2018
  • 3篇2017
  • 5篇2016
  • 7篇2015
  • 6篇2014
  • 6篇2013
  • 3篇2012
  • 11篇2011
  • 6篇2010
  • 6篇2009
  • 8篇2008
  • 7篇2007
  • 3篇2006
110 条 记 录,以下是 1-10
排序方式:
子字并行整数乘法器
本发明公开了一种子字并行整数乘法器,它的数据预处理模块根据操作模式和符号控制信号对被乘数和乘数进行扩展,产生相应的4组被乘数和4组乘数,修正值选择模块用来根据操作模式及乘积结果的符号位对修正值进行选择和合并修正值,部分产...
张民选董兰飞李少青陈吉华赵振宇陈怒兴马剑武徐炜遐孙岩乐大珩贺鹏刘婷喻仁峰何小威郑东裕
文献传递
一种高速低过冲电荷泵电路的设计(英文)
2009年
为了有效降低传统电荷泵电路的充放电过冲电流,提高电荷泵输出控制电压的稳定性,提出、设计并实现了一种高速低过冲的电荷泵结构,该电路适用于高速锁相环及时钟数据恢复电路。电路在电源电压为1.2 V的0.13μm CMOS工艺下设计实现,并对版图数据进行了HSPICE模拟,其结果表明,电路在2.5 GHz的速度下能很好的工作,同时电流过冲相比传统电荷泵下降了70%。
唐世民陈吉华何小威
关键词:CMOS集成电路电荷泵VCO时钟数据恢复
一种低开销的高速加法器瞬态故障自动校正电路
组合逻辑中的瞬态故障成为VLSI电路设计的重要挑战。作为组合逻辑的一种典型元件,加法器广泛应用于运算单元中。本发明公开了一种低开销的高速加法器瞬态故障自动校正电路。该结构通过开发加法器电路中大量存在的固有硬件冗余和时间冗...
张民选孙岩陈吉华李少青赵振宇马卓张明何小威乐大珩张均安谭晓强段志奎
文献传递
一种带扫描结构的无毛刺异步置位TSPC型D触发器
本发明公开了一种带扫描结构的无毛刺异步置位TSPC型D触发器,包括使能电路、第一级反相逻辑、第二级反相逻辑、第三级反相逻辑和第四级反向逻辑,第一级反相逻辑具有使能电路的输入端及扫描信号SI、输入数据D、置位信号S以及时钟...
黄鹏程乐大珩何小威赵振宇马驰远冯超超唐涛李天丽
文献传递
高性能CPU核频率提升和功耗优化物理设计方法被引量:4
2020年
论文基于业界主流的布局布线工具,针对高性能CPU核的物理设计,提出了一种提升频率和降低功耗的物理设计方法。在面积约束不变的情况下,采用论文所提的物理设计方法可将CPU核的频率在原有设计基础上提升10%;或者保持频率不变将CPU核的功耗降低20%。
何小威
关键词:布局布线物理设计功耗
基于有效时钟路径的集成电路时序分析方法、系统及介质
本发明公开了一种基于有效时钟路径的集成电路时序分析方法、系统及介质,本发明方法包括对目标模块在待分析模式指定的训练用工艺角集下的每一个工艺角运行静态时序分析,获取全部时序路径的时序信息并计算有效时钟路径延迟;分别将目标模...
黄鹏程赵振宇何小威马驰远乐大珩冯超超赵学谦
一种无毛刺的TSPC型D触发器
本发明公开了一种无毛刺的TSPC型D触发器,包括第一级反相逻辑、第二级反相逻辑、第三级反相逻辑、第四级反向逻辑,所述第一级反相逻辑、第二级反相逻辑、第三级反相逻辑均受时钟CP的控制,所述第一级反相逻辑在时钟CP控制下将输...
黄鹏程马驰远何小威赵振宇乐大珩冯超超彭书涛翟飞雪
文献传递
基于区域划分的最大跳变时间违例修复方法及系统
本发明公开了一种基于区域划分的最大跳变时间违例修复方法及系统,本发明步骤包括获取指定的矩形区域以及缓冲单元;针对存在最大跳变时间违例的给定单元的输出信号线,找出矩形区域内该输出信号线所连的所有负载单元;确定矩形区域内所有...
冯超超何小威黄鹏程赵振宇马驰远乐大珩彭书涛邹京
占空比调节器的设计与实现
本文基于半速率时钟传输的CDR(Clock and Data Recovery)电路,在时钟的上升沿和下降沿同时采样数据,因此要求时钟信号的占空比达到50%,本文在互补相位占空比调节器的基础上进行改进,设计实现了一种新的...
李华钟正方粮何小威
关键词:调节器占空比时钟信号
文献传递
基于驱动窗口的集成电路时钟网格驱动优化方法
本发明公开了一种基于驱动窗口的集成电路时钟网格驱动优化方法,其实施步骤如下:基于低通滤波特性将时钟网格根据每个驱动器的影响范围分隔为多个驱动窗口,遍历驱动窗口,针对每一次进行遍历的当前驱动窗口,估算当前驱动窗口内的负载电...
乐大珩杨正强赵振宇窦强何小威马驰远冯超超余金山马卓
文献传递
共11页<12345678910>
聚类工具0