您的位置: 专家智库 > >

曹非

作品数:6 被引量:16H指数:2
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家高技术研究发展计划国家自然科学基金国家重点基础研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇期刊文章
  • 2篇专利
  • 1篇会议论文
  • 1篇科技成果

领域

  • 5篇自动化与计算...

主题

  • 6篇处理器
  • 3篇多核
  • 3篇多核处理
  • 3篇多核处理器
  • 3篇片上多核处理...
  • 2篇侦听
  • 2篇数据提供
  • 2篇死锁
  • 2篇嵌入式
  • 2篇嵌入式处理器
  • 2篇缓存
  • 2篇高速缓存
  • 2篇处理器系统
  • 1篇低功耗
  • 1篇低功耗系统
  • 1篇多处理器
  • 1篇一致性
  • 1篇片上多处理器
  • 1篇模拟器
  • 1篇功耗

机构

  • 6篇中国科学院
  • 2篇北京神州龙芯...
  • 1篇中国科学院大...

作者

  • 6篇曹非
  • 2篇范东睿
  • 2篇郑保建
  • 2篇许彤
  • 2篇刘志勇
  • 2篇黄海林
  • 1篇王茹
  • 1篇徐君
  • 1篇杨梁
  • 1篇凡启飞
  • 1篇张逸溦
  • 1篇王焕东
  • 1篇张戈
  • 1篇郝守青
  • 1篇段玮
  • 1篇张锋
  • 1篇齐子初
  • 1篇王朋宇

传媒

  • 2篇计算机辅助设...

年份

  • 1篇2014
  • 1篇2012
  • 1篇2011
  • 1篇2009
  • 1篇2007
  • 1篇2006
6 条 记 录,以下是 1-6
排序方式:
片上多处理器的低功耗系统结构研究
张戈张锋杨梁徐君范宝侠曹非王焕东郝守青齐子初凡启飞张逸溦王茹段玮
(1)在片上多处理器的结构级功耗评估技术方面,研究了多核处理器中基本功能电路的功耗建模方法,搭建了基本功能块的物理实现与功耗提取实验板平台,建立了多核结构及功耗模拟器。(2)在动态自适应低功耗处理器核结构方面,以“按需计...
关键词:
关键词:片上多处理器模拟器
嵌入式处理器在片调试功能的设计与实现被引量:14
2006年
以龙芯1号处理器为研究对象,探讨了嵌入式处理器中在片调试功能的设计实现方法.通过扩充IEEEP1149.1协议的JTAG测试访问端口(TAP),并在处理器内部增加控制模块,实现了软件调试断点、调试中断、硬件断点以及单步执行等多种在片调试功能.调试主机只需要通过一根JTAG调试电缆就可以访问目标处理器内部寄存器等各种资源,并控制目标处理器的运行过程,实现了处理器的在片调试功能,大大地方便了软件开发与系统调试.
黄海林范东睿许彤朱鹏飞郑保建曹非陈亮
关键词:IEEEJTAG
嵌入式处理器在片调试功能的验证被引量:3
2007年
以龙芯1号处理器为研究对象,探讨了基于JTAG的处理器在片调试功能的验证方法.根据在片调试的结构特征建立了功能覆盖率模型,并以访存模式为基准分步建立虚拟验证原型.整个验证将定向功能测试和指令集随机测试有机地结合起来,迅速定位了设计中多个难以发现的错误.最终验证的功能覆盖率达到100%,FPGA原型经长时间运行无误.
许彤王朋宇黄海林范东睿朱鹏飞郑保建曹非
片上多核处理器系统的高速缓存一致性协议的实现方法
本发明有关于一种片上多核处理器系统的高速缓存一致性协议的实现方法,包括:步骤一,将高速缓存划分为一级Cache、二级Cache,该一级Cache为处理器系统中的各处理器私有,该二级Cache为各处理器共享;步骤二,各处理...
曹非刘志勇
环连接CMP的缓存一致性协议
片上多核处理器(CMP)已经成为处理器发展的方向,处理器设计的重点也转到了互连网络和存储层次结构方面,其中的一个关键问题是如何维护各处理器各级缓存(Cache)的一致性,该问题在传统的共享存储多处理器中使用Cache一致...
曹非刘志勇
关键词:片上多核处理器CACHE一致性协议
文献传递
片上多核处理器系统的高速缓存一致性协议的实现方法
本发明有关于一种片上多核处理器系统的高速缓存一致性协议的实现方法,包括:步骤一,将高速缓存划分为一级Cache、二级Cache,该一级Cache为处理器系统中的各处理器私有,该二级Cache为各处理器共享;步骤二,各处理...
曹非刘志勇
文献传递
共1页<1>
聚类工具0