您的位置: 专家智库 > >

袁晟

作品数:6 被引量:5H指数:1
供职机构:东南大学能源与环境学院射频与光电集成电路研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 5篇期刊文章
  • 1篇学位论文

领域

  • 6篇电子电信

主题

  • 5篇CMOS
  • 2篇电路
  • 2篇预处理
  • 2篇时钟
  • 2篇时钟恢复
  • 2篇通信
  • 2篇光纤
  • 2篇光纤通信
  • 2篇CMOS工艺
  • 1篇电路研究
  • 1篇噪声
  • 1篇时钟恢复电路
  • 1篇锁相
  • 1篇锁相环
  • 1篇锁相环电路
  • 1篇注入式
  • 1篇系统结构
  • 1篇相位
  • 1篇相位噪声
  • 1篇芯片

机构

  • 6篇东南大学

作者

  • 6篇袁晟
  • 5篇冯军
  • 5篇王志功
  • 5篇王骏峰
  • 3篇熊明珍
  • 1篇李义慧
  • 1篇胡庆生

传媒

  • 2篇光通信技术
  • 1篇Journa...
  • 1篇电子器件
  • 1篇Journa...

年份

  • 1篇2007
  • 3篇2004
  • 2篇2003
6 条 记 录,以下是 1-6
排序方式:
11.6-GHz 0.18-μm monolithic CMOS phase-locked loop
2007年
A design of a ll. 6-GHz phase-locked loop (PLL) fabricated in 49-GHz 0. 18-μm CMOS (complementary metal-oxide-semiconductor transistor) technology is described. An analog multiplier phase detector (PD), a one-pole passive low pass filter and a three-stage ring oscillator with variable negativeresistance loads build up the monolithic phase-locked loop. The measured rms jitter of output signal via onwafer testing is 2. 2 ps under the stimulation of 2^31 - 1 bit-long pseudo random bit sequence (PRBS) at the bit rate of 11.6 GHz. And the tracking range is 250 MHz. The phase noise in the locked condition is measured to be - 107 dBc/Hz at 10 MHz offset, and that of the ring VCO at the central frequency is -99 dBc/Hz at 10 MHz offset. The circuit area of the proposed PLL is only 0. 47mm×0.72mm and the direct current (DC) power dissipation is 164 mW under a 1.8-V supply.
王骏峰冯军李义慧袁晟熊明珍王志功胡庆生
10Gb/s 0.18μm CMOS注入式时钟恢复电路
2003年
介绍了一种利用0.18μm CMOS工艺实现,用于SDH系统STM-64级别(10GHz)的时钟恢复电路。该电路采用注入式振荡器辅助锁相环的锁定。文中分析该电路的系统结构、单元电路结构和环路设计,并给出了模拟结果和版图。
王骏峰袁晟冯军王志功
关键词:CMOS工艺环路设计系统结构光纤通信
10Gb/s 0.18μmCMOS预处理芯片
2004年
介绍采用0.18μm CMOS工艺设计并实现的光纤通信接收机时钟恢复电路预处理器。核心电路采用乘法器加LC选频器的结构。测试结果表明,该电路可工作在10Gb/s 的输入速率上。
袁晟冯军王骏峰熊明珍王志功
关键词:预处理CMOS乘法器
7.3GHz 0.18μm CMOS注入式锁相环电路
2004年
给出一种利用 0 .18μm CMOS工艺实现的注入式振荡器辅助锁相环 .在 1.8V电源电压下 ,电路工作频率为7.3GHz,功耗为 15 7m W,跟踪范围为 15 0 MHz,锁定时在 1‰ (7.3MHz)频率偏移量下的相位噪声为 - 97.36 d
王骏峰冯军袁晟熊明珍王志功
关键词:注入式锁相环CMOS工艺
CMOS超高速时钟恢复电路研究
本文介绍了光纤通信系统的基本原理和应用于光纤通信的时钟恢复电路(CRC)的基本原理以及几种常见的CRC结构(方案),同时针对目前CRC中应用最为广泛的锁相环(PLL)技术,作了较为详细的分析,并对定时抖动和相位噪声的定义...
袁晟
关键词:光纤通信时钟恢复电路相位噪声
文献传递
10 Gb/s 0.18μm CMOS时钟恢复芯片被引量:5
2003年
介绍了基于0 18μmCMOS工艺的10Gb/s时钟恢复电路的设计。核心电路采用预处理加简单锁相环的结构。模拟结果表明,该电路能工作在10GHz频率上,输入信号峰值0 4V时,同步范围可以达到270MHz,总功耗210mW。
袁晟冯军王骏峰王志功
关键词:预处理时钟恢复CMOS
共1页<1>
聚类工具0