您的位置: 专家智库 > >

文献类型

  • 5篇中文期刊文章

领域

  • 5篇电子电信

主题

  • 2篇电路
  • 2篇ADC
  • 1篇带隙基准
  • 1篇电源抑制
  • 1篇电源抑制比
  • 1篇调制器
  • 1篇延迟锁相环
  • 1篇抑制比
  • 1篇运算放大器
  • 1篇噪声
  • 1篇噪声整形
  • 1篇增益
  • 1篇时钟
  • 1篇锁相
  • 1篇锁相环
  • 1篇流水线ADC
  • 1篇宽带高增益
  • 1篇交叠
  • 1篇高增益
  • 1篇共模

机构

  • 5篇四川大学
  • 4篇电子科技大学
  • 3篇华微电子系统...

作者

  • 5篇龚敏
  • 5篇王继安
  • 5篇庞世甫
  • 3篇李威
  • 2篇张冰
  • 1篇周小康
  • 1篇胡蓉彬
  • 1篇蔡化
  • 1篇李汇
  • 1篇李崴
  • 1篇朱鹏

传媒

  • 3篇电子与封装
  • 1篇半导体技术
  • 1篇微处理机

年份

  • 1篇2008
  • 4篇2007
5 条 记 录,以下是 1-5
排序方式:
一种用于采保电路的宽带高增益放大器的设计
2007年
分析了跨导运算放大器的电路结构,采用两级放大电路,考虑到全差分结构中要使用共模反馈,用共源共基和共源共栅电路来实现电路的设计。同时对部分性能指标进行了优化,其中包括增益非线性引入的误差和不完全建立误差。设计了一种宽带高增益跨导放大器,利用0.35μm Bi CMOS工艺条件下,Spectre仿真得到运算放大器的开环增益大于60 dB,单位增益带宽可达2.1 GHz,输出摆幅能达到1.5 V。
庞世甫王继安张冰李汇李崴龚敏
关键词:运算放大器共源共栅共模反馈
一个3位flash ADC核设计被引量:1
2008年
用CMOS反相器作比较器设计了一个3位的高速低功率flash ADC核。该ADC核可以应用到分级型和流水线型结构的ADC中,实现更高的转换位数。该3位ADC核采用Choudhury等人提出的编码方案,解决了高速ADC的编码电路问题。采用SMIC的0.35μm/3.3CMOS工艺模型,用Candence软件进行仿真,该3位ADC速度高达2Gsps,在该速度下具有0.56mW的低功率。
胡蓉彬王继安庞世甫李威朱鹏龚敏
关键词:CMOS反相器编码电路
∑-Δ调制器的六阶噪声整形算法
2007年
文章介绍了SDMADC的单一环路和MASH两种结构的优缺点。通过对过采样理论和噪声整形原理的分析,来满足设计的要求推导出六阶MASH算法。为了降低过采样率,同时提高调制器的动态范围和信噪比,可以采用增加积分器的个数,考虑合理的级数,采用三级MASH(2-2-2)结构,采用单比特量化,通过增加调制器的阶数,来满足设计的要求。采用MATLAB进行了仿真,提供一种Sigma-Delta ADC在算法设计中的解决方案。
庞世甫王继安龚敏蔡化
关键词:过采样SIGMA-DELTAADC噪声整形
一种三端可调电压基准设计
2007年
文章提出了一种基于传统带隙基准电压源,具有良好热稳定性的三端可调分流电压片外基准源,利用内部2.5V的基准电压,使用分压电阻对输出形成深度负反馈,使输出电压可以稳定在2.5V~30V宽范围内调节。用4μm 45V Bipolar工艺,利用Cadence Spectre工具来仿真,在宽范围负载电流条件下,输出电压连续可调,并且具有很好的温度特性。
张冰庞世甫王继安李威龚敏
关键词:带隙基准负反馈电源抑制比
一种用于高速流水线ADC的时钟管理器被引量:1
2007年
文章设计了一种用于高速流水线ADC的时钟管理器,该电路以延迟锁相环(DLL)电路为核心,由偏置电路、时钟输入电路、50%占空比稳定电路和无交叠时钟电路构成。该电路用0.35μmBiCMOS工艺条件下cadence spectre仿真。由测量结果可知,时钟管理器可以实现70MHz^300MHz有效输出。在250MHz典型频率下测得峰值抖动为16ps,占空比为50%,功耗为47mW。仿真结果表明该时钟管理器具有高速度、高精度、低功耗的特点,适用于高速流水线ADC。
周小康王继安庞世甫李威龚敏
关键词:流水线ADC延迟锁相环
共1页<1>
聚类工具0