您的位置: 专家智库 > >

徐鸿明

作品数:6 被引量:5H指数:1
供职机构:浙江大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 3篇专利
  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇自动化与计算...
  • 2篇电子电信

主题

  • 5篇功耗
  • 3篇低功耗
  • 2篇信息选择
  • 2篇数据存储
  • 2篇数据存储器
  • 2篇控制单元
  • 2篇缓冲器
  • 2篇缓存
  • 2篇高速缓存
  • 2篇标志位
  • 2篇存储器
  • 1篇中断服务程序
  • 1篇设计方法
  • 1篇数据包
  • 1篇数据包传输
  • 1篇吞吐
  • 1篇嵌入式
  • 1篇嵌入式处理器
  • 1篇资源共享
  • 1篇缓存替换

机构

  • 6篇浙江大学
  • 1篇杭州中天微系...

作者

  • 6篇徐鸿明
  • 4篇孟建熠
  • 4篇葛海通
  • 4篇严晓浪
  • 2篇刘畅
  • 1篇刘晓东
  • 1篇赵朝君
  • 1篇鄢传钦
  • 1篇梁静
  • 1篇冷冰
  • 1篇高金加
  • 1篇沈秀红
  • 1篇武淑丽

传媒

  • 2篇浙江大学学报...

年份

  • 1篇2013
  • 1篇2011
  • 3篇2010
  • 1篇2008
6 条 记 录,以下是 1-6
排序方式:
基于高速缓存资源共享的TLB设计方法
2011年
针对嵌入式处理器中旁路转换缓冲(TLB)功耗和面积显著的问题,提出一种共享高速缓存硬件资源的低功耗TLB设计方法,消除了传统方法中TLB存储器的硬件资源及静态功耗.该方法通过设立两级TLB低功耗架构和缓存地址映射表,有效减少TLB的访问次数,降低了功耗;利用高速缓存的结构特性动态扩展TLB表项,扩大对物理内存的映射范围,提升TLB命中率.进一步提出了一种复用缓存替换策略的TLB表项的编码加锁方法,减少页面抖动,缓和TLB表项与指令、数据的资源冲突.实验结果表明:与传统的TLB设计相比,应用本方法的嵌入式处理器的功耗下降28.11%,面积减少21.58%.
徐鸿明孟建熠严晓浪葛海通
关键词:低功耗
一种USB高速数据隧道的硬件传输方法
本发明公开了一种USB高速数据隧道的硬件传输方法。本发明在原有DMA用户干预的硬件传输模式基础上增加了一种高速数据隧道传输模式,并使用了双数据缓存区技术,两者的结合将传输速度提升到接近USB1.1的极限传输速率12M b...
严晓浪徐鸿明龚帅帅葛海通
文献传递
基于指令回收的低功耗循环分支折合技术被引量:4
2010年
在分析循环分支特性的基础上,提出一种基于过期指令回收的高性能低功耗循环分支折合方法.该方法通过复用指令缓冲区硬件资源实现指令回收区.在循环分支折合过程中,循环体指令直接从回收区送入流水线,降低了分支延时,消除了指令高速缓存访问.通过自适应调整回收窗口宽度,可使有限的指令缓冲区硬件资源同时满足指令缓冲与指令回收的双重需求.当投机折合进入预测盲区时关闭分支预测存储器,从而降低投机折合的动态功耗.实验数据表明,与传统循环分支折合技术相比,应用本方法的嵌入式处理器总体性能平均提升5.03%,取指单元动态功耗下降22.10%.
孟建熠严晓浪葛海通徐鸿明
高性能低功耗嵌入式内存管理单元设计研究
随着嵌入式应用设计复杂度不断提升,存储管理成为嵌入式系统软硬件设计的重点和难点。虚拟存储技术是一种基于操作系统的相对于软件透明的存储管理方法,有效简化了应用软件的内存管理模式,提高程序的可移植性。集成于处理器中的内存管理...
徐鸿明
关键词:嵌入式处理器
文献传递
用于降低指令缓存功耗的分支序列缓冲器
一种用于降低指令缓存功耗的分支序列缓冲器,包括:指令缓存单元,用于临时存储预取的指令,采用多路组相连结构,每个路包括标志位存储器和数据存储器;访问控制单元,用于根据分支序列缓冲单元中的路选信息,控制指令缓存单元中目标路的...
刘畅孟建熠严晓浪葛海通徐鸿明武淑丽冷冰梁静刘晓东沈秀红鄢传钦李战辉高金加仇径赵朝君
文献传递
用于降低指令缓存功耗的分支序列缓冲器
一种用于降低指令缓存功耗的分支序列缓冲器,包括:指令缓存单元,用于临时存储预取的指令,采用多路组相连结构,每个路包括标志位存储器和数据存储器;访问控制单元,用于根据分支序列缓冲单元中的路选信息,控制指令缓存单元中目标路的...
刘畅孟建熠严晓浪葛海通徐鸿明
共1页<1>
聚类工具0