采用改进的垂直布里奇曼生长法生长Cd Zn Te(CZT)单晶,并在晶体生长后期采取长时间的原位恒温退火.采用红外透射显微镜、I-V特性曲线以及多道能谱仪测试经过原位退火后的晶体内部Te夹杂相分布、电阻率大小以及能谱响应.结果表明,原位退火可以大幅降低CZT晶体内部大尺寸Te夹杂相的密度,晶体内绝大部分的Te夹杂都集中在5μm以内.此外,原位退火后的晶体电阻率从4.54×108Ω·cm上升至3.73×1010Ω·cm.原位退火后的CZT晶体对241Am@59.5 ke Vγ射线表现出了良好的能量分辨率,为7.29%.
为提高0.35μm 30-0-50 V BCD(bipolar-CMOS-DMOS)工艺下50 V HVPMOS的电学性能,在不改变工艺流程的基础上,仅通过微调器件结构尺寸来实现电学性能的优化.采用Silvaco公司的工艺与器件模拟软件,仿真分析了沟道长度、overlap尺寸、场氧化层长度及场极板长度对50 V HVPMOS器件电学性能的影响.根据仿真结果确定了优化后的结构尺寸,并结合流片测试结果验证了优化方案的可行性.测试结果表明,优化后50 V HVPMOS的开启电压降低到了-0.98 V,击穿电压提高到了-68 V,特征导通电阻降低了13.5%,饱和电流提高了13.1%,器件的安全工作范围增大,饱和区更加平滑,无明显kink效应.