魏天尧
- 作品数:5 被引量:7H指数:1
- 供职机构:西安电子科技大学更多>>
- 发文基金:国家高技术研究发展计划更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 超低功耗逐次逼近寄存器型模数转换器的设计被引量:7
- 2015年
- 采用逐次逼近方式设计了一个12 bit的超低功耗模数转换器(ADC)。为减小整个ADC的芯片面积、功耗和误差,提高有效位数(ENOB),在整个ADC的设计过程中采用了一种改进的分段电容数模转换器(DAC)阵列结构。重点考虑了同步时序产生电路结构,对以上两个模块的版图设计进行了精细的布局。采用0.18μm CMOS工艺,该ADC的信噪比(SNR)为72 d B,有效位数(ENOB)为11.7 bit,该ADC的芯片面积只有0.36 mm2,典型的功耗仅为40μW,微分非线性误差小到0.6 LSB、积分非线性误差只有0.63 LSB。整个ADC性能达到设计要求。
- 居水荣魏天尧朱樟明
- 关键词:设计技术芯片面积低功耗
- 一种12位中等速率逐次逼近型模数转换器
- 本发明提供一种12位中等速率逐次逼近型模数转换器,涉及模数转换器领域。该模数转换器包括:采样网络、与所述采样网络连接的差分电容阵列、与所述差分电容阵列连接的比较器电路;其中所述差分电容阵列包括连接所述比较器电路正相输入端...
- 魏天尧朱樟明丁瑞雪杨银堂
- 文献传递
- 高有效位数CMOS逐次逼近型模数转换器研究
- 逐次逼近型模数转换器(SAR ADC)具有结构简单、面积小、功耗低、易集成等特点,因此在中等采样速率、中至高等精度应用场合如医疗设备、精密仪表和工业成像等领域受到了广泛的青睐。电容的匹配性是影响SAR ADC精度的最主要...
- 魏天尧
- 关键词:逐次逼近型模数转换器
- 12位逐次逼近模数转换器关键设计技术研究
- 2015年
- 采用逐次逼近方式设计了一个12 bit的超低功耗模数转换电路。为减小整个ADC的芯片面积、功耗和误差,提高有效位数,精确设计了该ADC的采样保持和高精度比较器的电路结构以及版图。采用0.18μm CMOS工艺,该ADC的信噪比(SNR)为72 d B,有效位数(ENOB)为11.7 bit,该ADC的芯片面积只有0.36 mm2,典型的功耗仅为40μW,微分非线性误差DNL小到0.6 LSB、积分非线性误差INL只有0.63 LSB。整个ADC性能达到设计要求。
- 居水荣魏天尧朱樟明
- 关键词:设计技术芯片面积低功耗
- 一种12位中等速率逐次逼近型模数转换器
- 本发明提供一种12位中等速率逐次逼近型模数转换器,涉及模数转换器领域。该模数转换器包括:采样网络、与所述采样网络连接的差分电容阵列、与所述差分电容阵列连接的比较器电路;其中所述差分电容阵列包括连接所述比较器电路正相输入端...
- 魏天尧朱樟明丁瑞雪杨银堂