您的位置: 专家智库 > >

叶晓敏

作品数:5 被引量:0H指数:0
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇期刊文章
  • 2篇专利
  • 1篇学位论文

领域

  • 2篇电子电信
  • 2篇自动化与计算...

主题

  • 3篇处理器
  • 2篇多核
  • 2篇多核处理
  • 2篇多核处理器
  • 2篇内存
  • 2篇架构
  • 1篇调度
  • 1篇调度算法
  • 1篇优化调度算法
  • 1篇有向无环图
  • 1篇数据相关
  • 1篇数据相关性
  • 1篇图形处理单元
  • 1篇平衡负载
  • 1篇重配置
  • 1篇可重配置
  • 1篇加速比
  • 1篇负载平衡
  • 1篇SSTA
  • 1篇CELL处理...

机构

  • 5篇复旦大学

作者

  • 5篇叶晓敏
  • 4篇王伶俐
  • 4篇周学功
  • 2篇曹伟
  • 1篇王颖
  • 1篇王侃文
  • 1篇曹伟
  • 1篇陈佳临

传媒

  • 1篇计算机工程
  • 1篇计算机工程与...

年份

  • 1篇2012
  • 4篇2011
5 条 记 录,以下是 1-5
排序方式:
多CELL处理器构建的并行计算阵列架构
本发明属于FPGA和并行计算阵技术领域,具体为一种多CELL处理器构建的并行计算阵列架构。本发明利用CELL中现有的宽带引擎接口,将多个CELL处理器连接起来形成阵列,通过软件配置实现该阵列内部内存耦合以及与外部的非耦合...
周学功王伶俐曹伟叶晓敏
文献传递
利用GPU加速基于稀疏网格的SSTA
2011年
提出一种利用图形处理单元(Graphics Processing Unit,GPU)加速统计静态时序分析的方法,利用稀疏网格减少统计静态时序分析中时序图各节点的配置个数,在GPU上构建复杂的时序图数据结构后并行计算各节点的不同配置,达到加速统计静态时序分析的目的。测试结果表明,提出的方法能够在不损失精度的前提下,将统计静态时序分析运行速度平均提高300倍以上。随着现代集成电路规模的持续增大和集成电路工艺的不断发展,这种新型快速的统计静态时序方法能够有效提高时序分析的速度和效率。
叶晓敏周学功曹伟王伶俐
关键词:图形处理单元
基于多核处理器的通用并行加速算法
本发明属于并行处理器技术领域,具体为一种基于多核处理器的通用并行加速算法。本发明步骤包括:对于大规模、高密度数据计算,首先识别计算过程中的数据相关性,对于数据相关度低或者相互之间没有数据相关性的计算过程,将其分解出来成为...
曹伟王伶俐王颖周学功叶晓敏
文献传递
优化的可重构多常数乘法器生成算法
2012年
针对线性变换中单个定点数输入与多组定点常数相乘的问题,以加/减法器、移位器和多路选择器为基本单元,提出一种可重构多常数乘法器(RMCM)生成算法。该算法分别运用局部优化和全局优化2种策略,通过计算多常数乘法器(MCM)之间的拓扑相似度,对MCM的有向无环图(DAG)进行合并,选取其中估算面积最小的DAG作为输出。实验结果表明,利用该算法生成的乘法器在面积上具有优势,可用于实现视频多标准中多组不同系数的线性变换。
叶晓敏王侃文陈佳临周学功王伶俐
关键词:有向无环图
基于多核处理器并行加速EDA算法研究
随着集成电路工艺以及计算机体系结构的深入发展,受到功耗和散热的限制,单核处理器在工作频率上已达到极限,因此处理器逐渐向多核的方向发展。多核处理器是指在一枚处理器中集成多个完整的计算核心。典型的多核处理器有通用多核CPU、...
叶晓敏
关键词:多核处理器EDA技术
文献传递
共1页<1>
聚类工具0