武汉市科技计划项目(20015007090)
- 作品数:8 被引量:6H指数:1
- 相关作者:沈祖斌王倩更多>>
- 相关机构:江汉大学更多>>
- 发文基金:武汉市科技计划项目更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- FLEX10K器件的构造方式被引量:1
- 2006年
- 阐述如何对FLEX 10K器件进行构造,具体介绍了三种方式:采用构造专用串行EPROM的主动串行构造方式;采用微处理器的被动串行构造方式和被动并行同步构造方式。
- 沈祖斌
- 关键词:SRAM单元
- 基于VHDL的ASIC芯片开发平台的研制
- 2006年
- 介绍了“基于VHDL的ASIC芯片开发平台的研制”的研制背景意义说明了该项目的成果“ASIC (VHDL)应用开发系统”所具备的功能及特点,还总结了项目研制过程中的技术考虑。
- 沈祖斌
- 关键词:VHDL可编程逻辑器件ASIC芯片
- FLEX 10K器件的编程方式被引量:1
- 2004年
- 阐述如何对FLEX10K器件进行编程,介绍了3种方案采用构造用EPROM的主动串行方式,采用微处理器的被动串行方式和被动并行方式.
- 沈祖斌
- 关键词:FLEX编程SRAM单元可编程逻辑器件
- 基于FPGA/CPLD的数字系统设计优化被引量:4
- 2006年
- 讨论了基于FPGA/CPLD的数字系统设计的优化问题,包括面积优化、速度优化和它们之间的相互关系.通过实例给出了面积优化的两种方法:电路结构上的资源共享法和串行化方法.提出了速度优化的3种设计原理:流水线设计法、寄存器配平法和关键路径法.
- 沈祖斌
- 关键词:数字系统CPLDFPGA优化设计
- Foundation的设计流程
- 2006年
- 阐述了Xilinx公司的EDA设计软件的设计流程,说明了不同的下载模式及注意事项。通过一个具体的例子来说明应用Xilinx公司的EDAFoundation工具对CPLD器件的设计过程。
- 沈祖斌
- 关键词:FPGACPLD设计实现
- 基于FPGA/CPLD的小型数字系统应用分析
- 2002年
- 介绍了FPGA/CPLD器件.以串行加法器的设计实例,系统地阐述了FPGA/CPLD实现数字电 路的设计方法,并在MAX+PLUSII境下成功地进行了仿真和编程下载.
- 王倩
- 关键词:数字系统FPGA/CPLD加法器数字电路系统设计
- LogiBLOX的特点及应用
- 2005年
- 详细地介绍了X ilinx公司的一种数字系统设计输入工具Log iBLOX,阐明了Log iBLOX的功能和特点,总结了Log iBLOX的输入和输出形式,并通过一个设计输入实例说明了Log iBLOX在数字系统设计输入中的应用。
- 沈祖斌
- 关键词:EDA
- 用原理图法在单片CPLD上实现六位数字频率计
- 2006年
- 在阐明了EDA(电子设计自动化)工具各种常用的输入方法:原理图设计输入方法,硬件描述语言设计输入方法,有限状态机的设计输入方法,以及它们之间的特点的基础上,讨论了EDA设计输入方法对基于CPLD器件设计实现的影响,并详细地给出了在ALTERA公司的单片CPLD器件EPM7064上实现六位数字频率计的原理图设计方法,最后对设计的综合性能报告进行了分析比较。
- 沈祖斌
- 关键词:数字频率计CPLD