您的位置: 专家智库 > >

易立华

作品数:5 被引量:6H指数:2
供职机构:华中科技大学光学与电子信息学院电子科学与技术系更多>>
发文基金:国家高技术研究发展计划湖北省自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 4篇电子电信
  • 2篇自动化与计算...

主题

  • 3篇加密
  • 2篇网络
  • 2篇无线传感
  • 2篇密钥扩展
  • 2篇加密标准
  • 2篇高级加密标准
  • 2篇传感
  • 1篇点乘
  • 1篇对称密码
  • 1篇硬件
  • 1篇硬件实现
  • 1篇吞吐
  • 1篇嵌入式
  • 1篇嵌入式DRA...
  • 1篇椭圆曲线加密
  • 1篇网络安全
  • 1篇网络安全机制
  • 1篇无线传感器
  • 1篇无线传感器网
  • 1篇无线传感器网...

机构

  • 5篇华中科技大学

作者

  • 5篇易立华
  • 4篇邹雪城
  • 3篇但永平
  • 3篇刘政林
  • 1篇韩煜

传媒

  • 2篇微电子学与计...
  • 1篇计算机应用研...
  • 1篇微计算机信息

年份

  • 3篇2009
  • 2篇2008
5 条 记 录,以下是 1-5
排序方式:
基于无线传感网络的AES协处理器设计
2009年
无线传感器网络中大部分节点采用电池供电,面积、功耗成为重要的参数.在兼顾速度,功耗情况下设计了一种低成本的AES协处理器.加解密过程中采用复用和共享技术,获得了一个低成本的AES结构,在整个结构中只利用了4个S盒,并采用DSE结构实现S盒,降低了电路功耗.基于Virtex Ⅱ Pro FPGA芯片(90nm工艺技术)实现该结构,消耗面积仅约34k门;在130MHz工作频率下,128位加密的数据吞吐率达到0.67Gb/s.与同类设计相比,该处理器在可接受的吞吐率、功耗下取得了低成本优势,可应用在无线传感网络(WSN)节点芯片中.
易立华邹雪城刘政林但永平
关键词:AES密钥扩展
一种高吞吐率低成本的AES协处理器设计被引量:2
2009年
设计了一种高吞吐率低成本的AES协处理器。在加解密过程中采用共享技术,S盒采用复合域算法,减少了面积的需求;在轮内设计四级流水结构,有效地缩短关键路径,从而提高了处理器的数据吞吐率;同时在密钥扩展模块内插入寄存器,保证了轮密钥与轮循环的同步。基于VirtexII Pro FPGA芯片(90 nm工艺技术)实现该结构,消耗面积仅约2 118 slices;在最高工作频率189 MHz下,128位加密的数据吞吐率达到1.8 Gbps。与同类设计相比,该处理器吞吐率/资源消耗比值较高。
易立华邹雪城刘政林但永平
关键词:高级加密标准密钥扩展
无线传感网络安全机制中的对称密码算法研究
无线传感器网络在军事、民用方面应用前景非常广阔。然而在大多数应用环境中对无线传感器网络的安全性有很高的要求,安全问题受限于成本和计算能力,已成为阻碍无线传感器网络实际应用的主要障碍之一。 无线传感网络由于节点功能的局限性...
易立华
关键词:无线传感器网络密码分析高级加密标准
文献传递
GF(2^m)域高速椭圆曲线加密处理器设计被引量:1
2008年
针对高速椭圆曲线加密应用的要求,设计了一种多项式基表示的有限域GF(2m)上的高速椭圆加密处理器.为提高运算速度,点加和倍点模块并行运算,且分别采用全并行结构实现;为减少资源,初始化和最后的坐标变换求逆模块通过优化分解成一系列乘和加运算,合并在一个模块中用串行结构实现.Xilinx公司的VirtexEXCV2600 FPGA硬件实现结果表明,完成有限域GF(2163)上任意椭圆曲线上的一次点乘的全部运算时间消耗约为31.6μs,适合高速椭圆曲线加密应用的要求.
但永平邹雪城刘政林韩煜易立华
关键词:椭圆曲线加密点乘硬件实现
片上eDRAM性能评价函数簇研究
2008年
本论文针对基于eDRAM的SOC中存储系统的性能评估问题、设计问题和可复用的eDRAM的集成技术问题进行研究,提出了一种定量的存储系统性能评估的建模方法。建立基于eDRAM存储系统评价函数簇模型,包括L(访问延迟)函数,P(功耗)函数,A(面积)函数和Y(良率)函数。利用此模型在已知系统性能要求的情况下,可以求出满足系统性能要求的最佳的参数值,或是多种满足条件的备选方案,为在SOC中使用eDRAM时优化存储器配置和存储系统设计提供理论依据。
易立华邹雪城刘振林
关键词:嵌入式DRAMFPGA
共1页<1>
聚类工具0