秦金明
- 作品数:8 被引量:17H指数:3
- 供职机构:中国航空工业集团公司中国空空导弹研究院更多>>
- 发文基金:陕西省自然科学基金更多>>
- 相关领域:电子电信更多>>
- 基于CPLD的雷达数字编码波形发生器的优化设计
- 2004年
- 介绍了一种可程控雷达数字编码波形发生器的优化设计,着重叙述了用Verilog HDL实现该设计的思想,阐述了Verilog HDL在系统(ISP)开发软件的应用与设计流程及其用CPLD实现的方法。
- 刘笃仁秦金明
- 关键词:CPLD波形发生器HDL开发软件ISP程控
- 128×128元双色红外探测器成像电路设计被引量:1
- 2012年
- 介绍了针对128×128元双色碲镉汞红外焦平面探测器而设计的一种探测成像系统。该探测成像系统包括探测器适配、视频模拟信号调理、模数转换、非均匀校正以及数字图像输出模块等功能模块。结合光学系统和上位机图像记录软件,对该探测成像系统进行了相关成像试验及性能测试。目前,该探测成像系统已成功应用于红外导引系统。
- 秦金明李丽娟赵亮
- 关键词:FPGA非均匀校正
- 基于FPGA的多DSP红外实时图像处理系统被引量:5
- 2010年
- 多处理器系统已广泛应用于高速信号处理领域,为提高系统性能,更好地发挥多处理器优势,介绍采用基于FPGA的多DSP架构。利用FPGA作为数据调度核心,将处理器从繁杂的数据通信工作中解放出来,充分发挥了多处理器的并行工作能力,增强了系统的重构和拓展性。该系统已应用于工程实践中,以一块高密度电路板实现了从数据采集到图像校正、图像处理,以及图像显示的整个流程,能够满足对处理时间要求较高、较为复杂的图像处理算法的要求。
- 吕雷王明昌秦金明
- 关键词:红外图像多DSPFPGA非均匀性校正
- 雷达数字编码波形发生器CPLD实现与优化被引量:2
- 2005年
- 介绍了一种基于CPLD的可程控雷达数字编码波形发生器的优化设计与实现,叙述了用Verilog HDL进行设计的思想,阐述了Verilog HDL在在系统可编程(ISP)开发平台———ispLEVER上的应用与设计流程,给出了用Lattice半导体公司CPLD之LC51024VG-5F484C实现的方法。整个系统设计简洁明了,高效快捷,编码波形发生器实现了三个任意可变:波形的码元宽度任意可变;重复周期任意可变;码元个数任意可变。最大码元b it数可根据实际需要随时升级改动,而这种改动只需要轻松改动设计源文件顶层模块中所调用的移位寄存器和锁存器的个数。经仿真、综合、优化、适配,可重新下载到所选用的CPLD中,不需要改动其他外围电路,十分灵活、方便。
- 刘笃仁秦金明
- 关键词:复杂可编程逻辑器件在系统可编程VERILOGHDL
- 模拟红外焦平面探测器读出时序的系统设计被引量:3
- 2007年
- 高精度红外焦平面探测器的昂贵价格在一定程度上限制了红外导引系统的开发与应用,然而低成本的焦平面探测器读出时序的模拟系统为红外导引系统的开发带来了新的契机.文中提出了一种适合于工程应用的焦平面探测器读出时序的模拟系统的结构与方案,并给出了仿真分析和实验数据.应用表明,该系统提高了红外导引系统的开发速度和可靠性,降低了研制成本.
- 秦金明陈宝国王明昌
- 关键词:红外焦平面探测器FPGAVERILOGHDL
- 4×128双色线列红外探测器成像电路设计被引量:5
- 2013年
- 介绍了针对4×128双色线列探测器而设计的成像电路系统,其硬件电路主要包括探测器适配电路、视频模拟信号调理电路、模数转换电路、图像预处理电路、数字图像输出接口电路等。探测器驱动时序、一维扫描成像时序、AD采样时序和接口时序由FPGA来实现,采用VHDL语言完成时序设计。
- 秦金明陈宝国李丽娟赵亮
- 关键词:FPGA非均匀校正电路设计
- 基于CPLD的异步串行收发器设计被引量:1
- 2005年
- 介绍了基于CPLD的异步串行收发器的设计方案 ,着重叙述了用混合输入 (包括原理图和VHDL)实现该设计的思想 ,阐述了在系统可编程(ISP)开发软件的应用方法与设计流程 ,并给出了VHDL源文件和仿真波形。
- 秦金明刘笃仁
- 关键词:在系统可编程CPLD
- 一种制冷型红外焦平面探测器制冷状态判断系统
- 一种制冷型红外焦平面探测器制冷状态判断系统,其特征是:包括温度检测电路、制冷状态判断电路、中央处理器CPU,所述温度检测电路、制冷状态判断电路、中央处理器CPU依次相连,中央处理器CPU输出端分别与温度检测电路、制冷判断...
- 段萌李旭董常军郭向楠王朝林秦金明唐耀飞
- 文献传递