陈晓东
- 作品数:15 被引量:14H指数:3
- 供职机构:中国科学院微电子研究所更多>>
- 发文基金:国家高技术研究发展计划中国科学院“百人计划”更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 高频锁相环的可测性设计被引量:3
- 2005年
- 边界扫描是数字电路常用的测试技术,基于IEEE114 9.1标准的边界扫描技术对一款CMOS高频锁相环进行了可测性设计,该锁相环最高工作频率达GHz。详细讨论了最高输出频率、输出频率范围和锁定时间参数的测试方案,给出了详细的测试电路和测试方法。对应用该测试方案的锁相环电路增加测试电路前后的电路网表进行了Hspice仿真,仿真结果证明该方法能有效测量锁相环的参数,并且对原锁相环电路的功能影响很小。该测试方法可广泛用于高频锁相环的性能评测和生产测试。
- 周红陈晓东
- 关键词:可测性设计锁相环高频
- 深亚微米集成电路设计中的互连线延迟问题被引量:3
- 2005年
- 深亚微米集成电路的互连线延迟是设计中需十分重视并必须解决的问题。本文讨论了影响互连线延迟的因素并对深亚微米物理设计的关键步骤中如何考虑并解决互连线延迟问题进行叙述和讨论。
- 陈小桥袁兴娟陈晓东
- 关键词:互连线布线
- 高速模糊控制器FFI的高层次综合
- 2001年
- 由于硬件实现模糊逻辑控制器的高性能 ,越来越多的实时控制系统用 IC芯片来实现其结构。文中讨论了一种模糊控制器—— FFI的前端开发过程、仿真技术和高层次综合策略。用VHDL语言描述芯片的行为代码 ,用电子设计自动化工具综合实际电路 ,能设计出规模更大、速度更快的芯片 。
- 孟津棣沈理黄令仪陈晓东
- 关键词:模糊逻辑控制器VHDL电子设计自动化电路设计
- 一种可任意编程的分频器电路及方法
- 本发明涉及微电子学技术领域,一种保证输出信号占空比为50%的可编程分频器电路。包括:N位锁存器;N位加法计数器;N位减法计数器和输出部分。方法步骤主要包括:存储分频值、计数器计数、判断进位信号是否为1和输出分频信号等。这...
- 周红陈晓东
- 文献传递
- 万门级互补场效应晶体管集成电路的制造方法
- 本万门级互补场效应晶体管集成电路的制造方法包括下列步骤:依据集成电路逻辑功能,确定晶体管的长宽比值;选择时序元件,建立内部基本单版图库及I/O单元库;进行逻辑模拟、布局、布线;预埋多个延迟元件;工艺加工和测试分析;以及用...
- 黄令仪陈晓东朱亚江
- 文献传递
- 万门级互补场效应晶体管集成电路的制造方法
- 本CMOS晶体管VLSI的制造方法包括下列步骤:依据集成电路逻辑功能,确定晶体管的长宽比值;选择时序元件,建立内部单元库及I/O单元库;进行逻辑模拟、布局和布线;预埋多个延迟元件;工艺加工和测试分析;以及调整时序。本方法...
- 黄令仪陈晓东朱亚江
- 文献传递
- 高频锁相环的可测性设计被引量:2
- 2005年
- 文章针对一款应用于大规模数字集成电路的CMOS高频锁相环进行了可测性设计,详细讨论了最高输出频率、输出频率范围和锁定时间等参数的测试。分别给出了边界扫描测试和分频器测试两种测试方案,并对两种方案进行了比较,指出了各自的适用范围。对于选用的边界扫描方法,给出了详尽的测试电路图,并进行了电路仿真,仿真结果表明该方法有效可行。
- 周红陈晓东
- 关键词:可测性设计高频锁相环
- 基于Huffman算法的DSP处理器指令编码方法
- 2005年
- 许多按照高性能思想设计出的DSP处理器,其性能却在应用中得不到很好的发挥。深入分析DSP处理器的指令编码就会发现,要使其高性能得以发挥就应该在设计指令集时慎重考虑指令的编码方式。要么通过提高指令编码密度的方式提高处理器的并行度;要么使用更加简单和规则的指令编码以提高处理器编程和编译的效率。在分别讨论、比较了两种方式后,提出了一种基于Huffman算法的能够提高编码效率的指令编码方法。
- 韩亮陈杰陈晓东
- 关键词:数字信号处理HUFFMAN算法
- 一种可任意编程的分频器电路及方法
- 本发明涉及微电子学技术领域,一种保证输出信号占空比为50%的可编程分频器电路。包括:N位锁存器;N位加法计数器;N位减法计数器和输出部分。方法步骤主要包括:存储分频值、计数器计数、判断进位信号是否为1和输出分频信号等。这...
- 周红陈晓东
- 文献传递
- 超大规模集成电路的制造方法
- 本发明的VLSI制造方法,包括综合优化、布局布线输出制掩膜版格式,制作芯片的步骤,其中还包括建立均衡时钟树和产生数据树步骤;埋设多个延迟单元和检测电路的预埋步骤;定位具有时序冲突的宏模块及库单元的检测步骤;以及调整时序步...
- 黄令仪旷章曲朱亚江孟津棣陈晓东仇玉林
- 文献传递