邵帅
- 作品数:3 被引量:10H指数:1
- 供职机构:云南师范大学物理与电子信息学院更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:电子电信更多>>
- 基于FPGA的片内全数字锁相环系统在SOPC上的实现
- 随着计算机应用技术和EDA技术的不断发展,利用FPGA/CPLD进行数字系统的开发已被广泛应用于数字通信、电子、工控等领域。另外,全数字锁相环在数字通信、电力系统自动化及无线电电子学等各个领域中的应用越来越广泛。因此,研...
- 邵帅
- 关键词:全数字锁相环NIOSII嵌入式处理器SOPCVHDL
- 文献传递
- 全数字锁相环及其数控振荡器的FPGA设计被引量:10
- 2008年
- 全数字锁相环(ADPLL)在数字通信领域有着极为广泛的应用。由于SoPC技术的发展和FPGA的工作频率与集成度的提高,在1块FPGA芯片上集成整个系统已成为可能。以片内同时嵌入CPU和全数字锁相环为目的,结合现阶段的相关研究成果,简单介绍片内全数字锁相环系统的结构和全数字锁相环的工作原理,详细论述一种可增大全数字锁相环同步范围的数控振荡器的设计方法,并给出部分VHDL设计程序代码和仿真波形。在此数控振荡器的设计中引入翻转触发器的概念,并通过改变翻转触发器的动作特点,使得数控振荡器的输出频率提高,以达到增大全数字锁相环同步范围的目的。
- 邵帅李曼义刘丹非和伟李树晨
- 关键词:全数字锁相环数控振荡器VHDLSOPCFPGA
- 基于FPGA的全数字锁相环性能改进的设计
- 2008年
- 简单介绍了全数字锁相环(ADPLL)的工作原理,详细论述了一种可增大全数字锁相环同步范围的数控振荡器的设计方法,并给出了部分VHDL设计程序代码和仿真波形。在此数控振荡器的设计中引入了翻转触发器的概念,并通过改变翻转触发器的动作特点,使得数控振荡器的输出频率提高,以达到增大全数字锁相环同步范围的目的。
- 邵帅李曼义和伟李树晨
- 关键词:VHDL全数字锁相环数控振荡器