您的位置: 专家智库 > >

蔡恒

作品数:1 被引量:1H指数:1
供职机构:武汉大学物理科学与技术学院更多>>
发文基金:湖北省自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇自动化与计算...

主题

  • 1篇SO
  • 1篇SOPC
  • 1篇BCH
  • 1篇FPGA
  • 1篇FPGA设计
  • 1篇并行化

机构

  • 1篇武汉大学

作者

  • 1篇黄启俊
  • 1篇崔雪楠
  • 1篇常胜
  • 1篇孟虹兆
  • 1篇蔡恒

传媒

  • 1篇电子技术应用

年份

  • 1篇2012
1 条 记 录,以下是 1-1
排序方式:
BCH编译码器的FPGA设计及SoPC验证被引量:1
2012年
针对NAND Flash应用,完成了并行化BCH编译码器硬件设计。采用寄存器传输级硬件描述语言,利用LFSR电路、计算伴随式、求解关键方程、Chien搜索算法等技术方法完成了BCH编译码算法在FPGA上的硬件实现。相比于传统串行实现方案,采用并行化实现提高了编译码器的速度。搭建了基于SoPC技术的嵌入式验证平台,在Nios处理器的控制下能快速高效地完成对BCH编译码算法的验证,具有测试环境可配置、测试向量覆盖率高、测试流程智能化的特点。
蔡恒崔雪楠孟虹兆黄启俊常胜
关键词:并行化BCHFPGASOPC
共1页<1>
聚类工具0