李业华
- 作品数:1 被引量:82H指数:1
- 供职机构:广东工业大学信息工程学院更多>>
- 发文基金:广东省科技计划工业攻关项目广州市科技攻关项目更多>>
- 相关领域:电子电信更多>>
- 基于FPGA的双DDS任意波发生器设计与杂散噪声抑制方法被引量:82
- 2009年
- 研究基于DDS(直接数字频率合成)的任意波信号产生的机理,在FPGA内嵌SOPC,配置了32位的软微处理器NiosII,利用FPGA实现双DDS的相位累加器,通过数字方法直接实现任意波形的各种频率调制。分析了高速相位累加器截断误差,幅度量化误差和D/A非线性引起的杂散分量产生的原因。推导出DDS相位噪声模型,针对信号的频谱成份设计了高阶低通滤波器对输出信号滤波。结合NiosII,设计硬件电路对输出信号进行幅频校正,保证了信号幅值的稳定输出及实际显示数值的一致性。测试表明,信号波形发生器能输出稳定、高带宽、高速度、高精度、低衰减的任意波形,三角波的输出频率大于1MHz,输出信号幅度峰峰值在50mV~20V范围内以10mV的步进调节。
- 邓耀华吴黎明张力锴李业华
- 关键词:SOPC相位截断高阶滤波器